LAPORAN AKHIR 1 M4
Laporan Akhir 1
(Percobaan 1)
2. Alat dan Bahan [Kembali]
A. Alat dan Bahan (Modul De Lorenzo)
1. Jumper
B. Alat dan Bahan (Proteus)
1. IC 74111
Flip-flop adalah rangkaian elektronika yang memilki dua kondisi stabil dan dapat digunakan untuk menyimpan informasi. Kelebihan JK Flip-flop adalah tidak adanya kondisi terlarang atau yang berarti di beri berapapun inputan asalkan terdapat clock maka akan terjadi perubahan pada keluarannya / outputnya. berikut adalah symbol dan tabel kebenaran dari JK Flip-Flop.
2. Power DC
3. Switch (SW-SPDT)
5. Gerbang AND
Gerbang logika AND adalah gerbang logika yang membutuhkan dua atau lebih masukan (input) untuk menghasilkan satu output. Ketika salah satu atau seluruh bilangan biner pada inputnya adalah 0 maka output yang akan dihasilkan juga 0. Sedangkan jika inputnya adalah 1 seluruhnya, maka outputnya adalah 1. dilihat bahwa pada gerbang AND, keluarannya akan bernilai 1 jika semua input adalah 1. Dan jika salah satu atau lebih input ada yang bernilai nol maka ouput akan bernilai nol. Untuk gerbang AND memakai prinsip perkalian.
6. Gerbang Not
Gerbang NOT merupakan gerbang di maan keluarannya akan selalu berlawanan dengan masukannya. Bila pada masukan diberikan tegangan, maka transistor akan jenuh dan keluaran bertegangan nol. Sedangkan bila pada masukannya diberi tegangan tertentu, maka transistor akan cut off, sehingga keluaran akan bertegangan tidak nol.

Tabel 1.3 Tabel Kebenaran Logika NOT |
7. Logicprobe atau LED
Gambar 7. Logic Probe
4. Prinsip Kerja Rangkaian [Kembali]
Pada rangkaian percobaan 1, digunakan 4 flip flop yang dirangkai pada modul de lorenzo, dimana disusun sebagai berikut.
- Pada Flip Flop 1, kaki S dihubungkan ke B6', kaki J ke Q Flip Flop kedua, kaki K ke Q' Flip Flop kedua, kaki C ke output gerbang AND, kaki R ke B0, dan kaki Q dihubungkan ke H7.
- Pada Flip Flop 2, kaki S dihubungkan ke B5', kaki J ke Q Flip Flop ketiga, kaki K ke Q' Flip Flop ketiga, kaki C ke output gerbang AND, kaki R ke B0, dan kaki Q dihubungkan ke H6.
- Pada Flip Flop 3, kaki S dihubungkan ke B4', kaki J ke Q Flip Flop keempat, kaki K ke Q' Flip Flop keempat, kaki C ke output gerbang AND, kaki R ke B0, dan kaki Q dihubungkan ke H5.
- Pada Flip Flop 4, kaki S dihubungkan ke B3', kaki J ke B1, kaki K ke B1', kaki C ke output gerbang AND, kaki R ke B0, dan kaki Q dihubungkan ke H4. Adapun input gerbang AND berasal dari B2 dan sinyal clk.
Pada rangkaian ini, input B0, B1, B2, B3, B4, B5, dan B6 divariasikan untuk membuktikan pergeseran data dari kanan ke kiri. Dari hasil tersebut, jenis shift register dapat ditentukan, apakah SISO (Serial In Serial Out), SIPO (Serial In Parallel Out), PISO (Parallel In Serial Out), atau PIPO (Parallel In Parallel Out).
Setelah dilakukan percobaan, maka didaptkan hasil output pada maisng-masing kondisi pada jurnal, yaitu:
Kondisi 1 bersifat SISO, karena inputan dan keluarannya mengalami pergeseran serta masuk dan keluar secara bergantian (satu per satu). Untuk
Kondisi 2 bersifat SIPO, karena inputannya masuk secara bergantian (satu per satu), sedangkan untuk keluarannya keluar secara serentak.
Kondisi 3 bersifat PISO, karena inputannya masuk secara serentak, sedangkan keluarannya keluar secara bergantiang (satu per satu).
Kondisi 4 bersifat PIPO, karena inputan dan keluarannya masuk secara bersamaan (serentak).
5. Video Rangkaian [Kembali]
6. Analisa [Kembali]
1. Analisa ouput yang dihasilkan tiap masing-masing kondisi! Apakah hasil yang didapatkan sudah sesuai dengan terori? Jelaskan!
Jawab:
Kondisi 1
pada praktikum kali ini dapat kita lihat pada modul praktikum dengan menggunakan modul the lorenzo sesuai data dari jurnal B3-B6 = 0, B0 & B2 = 1,B1 = X (sebagai andaian pause), dari ketetapan modul disini diketahui rangkaian termasuk type shift rregister SISO (serial in-serial out) yang mana data yang kita inputkan dimasukkan kedalam clock satu-persatu dan untuk outputnya sendiri juga keluar secara satu-persatu, dapat diamati pada Logic probe bahwa input bergerak dari kanan ke kiri masuk dan keluar secara satu persatu.
Kondisi 2
diberikan ketentuan pada modul percobaan dimana B3-B6 = 0, B1 = X, B0 = 1, B2 = down. Dapat kitak etahui bahwa ini adalah type rangkaian SIPO (serial in-parallel out), dimanaterlihat pada rangkaian proteus input logic probe bergerak pada input secara satu-persatu dari kanan ke kiridan untuk outputannya pun keluar secara bersamaan.
Kondisi 3
pada konsidi ini diberikan ketentuan nilai pada B3-B6 = X, B1 = 0, B0 & B2 = 1. kondisi ini saat -rangkaian dijalankan adalah type shift register PISO (parallel in-serial out), dimana inputas logicprobe masuk secara bersamaan semuanya dalam satu waktu dan untuk outputnya keluar secara satu-persatu dari kanan ke kiri modul, itu dengan kita memainkan sw pada B3-B6, jadi akan keluar LED secara satu-persatu.
Kondisi 4
diberikan kondisi B3-B6 = X, B0 = 1, B1 & B2 = 0, dimana saat rangkaian dijalankan ini adalah termasuk type shift register PIPO (parallel in-parallel out), dimana saat kita memainkan B3-B6 akan nampak hasil Input logic probe masuk semuanya secara bersamaan dalam clock dan outputnya pun keluar secara bersamaan semuanya secara parallel.
2. Analisalah pengaruh gerbang AND pada rangkaian. Jika inputan clock langsung dihubungkan ke flip flop dan tidak menggunakan gerbang AND, kira-kira bagaimana outputnya? Apakah sama? Analisalah hal tersebut!
Jawab :
Jika tidak menggunakan gerbang AND atau clock langsung dihubungkan ke flip-flop, input yang diberikan akan tetap berubah-ubah tergantung clock. Namun, jika tanpa gerbang AND maka output yang dihasilkan akan sulit untuk ditentukan sifatnya, apakah serial out atau paralel out. Hal ini disebabkan karena jika gerbang AND dihapus, maka clocknya akan berubah-ubah dengan sangat cepat, sehingga outputnya akan terlihat tetap. Gerbang AND berpengaruh pada output yang dihasilkan. Apabila gerbang AND dibari inputan 0, maka pada clock akan menghasilkan output berupa paralel out karena outputnya hanya 0 saja. Tetapi apabila gerbang AND diberi inputan 1, maka output yang dihasilkan berupa serial out, karena kemungkinan outputnya berubah-ubah bisa 1 ke 0 atau 0 ke 1. Jadi, gerbang AND berfungsi menentukan sifat dari outputnya sehingga data yang dihasilkan akurat.
7. Link Download [Kembali]
Komentar
Posting Komentar