Tugas Pendahuluan 1 M4
Percobaan 1 Kondisi 6
1. Kondisi[Kembali]
Buatlah rangkaian seperti gambar percobaan 1 dengan output menjadi 8 bit
Rangkaian yang dijelaskan merupakan rangkaian counter asinkron, atau sering disebut sebagai counter seri. Rangkaian ini terdiri dari beberapa T flip-flop yang selalu berada dalam mode toggle, di mana output dari setiap T flip-flop membentuk susunan bit data. Output dari T flip-flop pertama, yang terhubung langsung ke sumber clock, berfungsi sebagai LSB (Least Significant Bit), sementara output dari T flip-flop terakhir menjadi MSB (Most Significant Bit). Input T flip-flop pertama berasal langsung dari clock, sedangkan input T flip-flop berikutnya diperoleh dari output T flip-flop sebelumnya.
Rangkaian ini berfungsi sebagai counter down asinkron karena input untuk T flip-flop kedua dan seterusnya diambil dari output Q' (komplemen Q) T flip-flop sebelumnya. Sebaliknya, untuk membuat counter up asinkron, input T flip-flop kedua dan seterusnya menggunakan output Q dari T flip-flop sebelumnya. Perubahan output pada T flip-flop kedua dan seterusnya terjadi setelah kondisi fall time dari output T flip-flop sebelumnya. Akibatnya, semakin jauh posisi T flip-flop dari sumber clock (atau semakin dekat ke MSB), semakin lama waktu yang dibutuhkan untuk mengalami perubahan output.
Link HTML Download
Link Video Simulasi Download
Rangkaian Simulasi Download
Komentar
Posting Komentar